Tag ‘FPGA’

Kostreduktion med Spartan-6

man jan 18, 2010

Rigtig mange Xilinx kunder har fået øjnene op for at Spartan-6 kan bruges til kost-reduktion. Det er super fint – men der er et stykke arbejde at gøre hver gang et VHDL design skal “retargettes”…

(mere…)

Verilog kursus

man jan 11, 2010

Vi har et par interesserede i et Verilog kursus.

Normalt anvender de fleste virksomheder i Danmark (eller Europa) sproget VHDL til FPGA udvikling, mens man i USA har (haft) en større udbredelse af Verilog.

(mere…)

FPGA configuration

man dec 14, 2009

At få konfigureret en FPGA er altid en del af udfordringen. Skal vi bygge et multi-FPGA system, som det “reconfigurable computing FPGA array” med mange FPGA’er vi beskrev tidligere – så er det bare endnu mere besværligt.

(mere…)

FPGA array for reconfigurable computing

fre dec 11, 2009

Byg et array med 16 Xilinx Virtex FPGA’er og 32 A/D konvertere med nok båndbredde så alle 16 FPGA’er kan modtage alle data fra A/D konverterne.

(mere…)

PCI Express core bandwidth?

tors nov 12, 2009

Get the VHDL source code for our PCI Express core for FPGA. And read why we think it’s the best thing you can do, when designing PCIe (PCI Express) into FPGA.

Yes, this post is in English, as we have a lot of international interest for this subject.

(mere…)

Kan jeres arkiverede FPGA projekter pakkes ud igen?

man okt 26, 2009

Kundecase 1: Projektet nærmer sig afslutningen. Der er noget overskridelse på tiden. Man har haft noget billig russisk outsourcing ind over. Man har haft problemer med at softwaren ikke kunne køre helt stabilt i 5-6 måneder. Software har hjulpet den eneste FPGA udvikler med at finde fejl i VHDL koden gennem lang tid. Men det vil bare ikke lykkes – og den hårde deadline nærmer sig.

(mere…)

Eksamensprojekt – og hvad er MIPI?

tors aug 13, 2009

Mange virksomheder har tendens til at opfinde og genopfinde egne standarder for kommunikationslink til debugging af embedded systemer. Det er især en udfordring for de værktøjer, som udviklerne benytter til at trække informationer ud af apparaterne under udvikling og afprøvning i felten.

(mere…)

Brainer: CLK net

tors jan 22, 2009

Forestil dig at du som det sidste kvalitetscheck og gennemgang af dine log filer får øje på denne besked (her fra et Xilinx compile): (mere…)

Case: Hvordan forbindes en FPGA til en helikopter og flere kilovolt?

tors jan 22, 2009

Normalt tænker FPGA designere meget på IO spændingsniveauer på få volt og sikre stelplaner i designet, men for en atypisk kunde handler det om at være hævet passende over jordoverfladen og med flere kilovolt som spændinger i systemet. SkyTEM har designet et system til kortlægning af undergrunden, som baserer sig på, at man hænger en 350 kvm spole sammen med div. måleelektronik og en generator under en helikopter og flyver hen over jorden 15-30 meters højde og med en hastighed på 15-50km/t alt imens der bliver foretaget og logget målinger af undergrunden ned i 200-300 meters dybde. Allerede i dag er store dele af Danmarks grundvandskamre kortlagt med denne metode.

(mere…)

Løsning: ADC clock

fre jan 16, 2009

Inden du kommer for langt: Se først opgaven!!!

Brainer - billede

(mere…)