Tag ‘Xilinx’

SoC’er eller ej

tors jun 25, 2015

Processorer sidder i snart sagt alt.  Men hvordan skal kagen skæres?  Skal CPU’en ind i en FPGA, skal der være en DSP, alt på en chip eller uafhængige systemer.  Den seneste udvikling for SoC FPGA’er prøver at skubbe til balancen.

I sin grundsubstans er der ikke så meget nyt indenfor SoC devices fra FPGA leverandørerne. I årevis er der bygget systemer med CPU funktionalitet trukket ind i FPGAerne, og teknologien har været moden længe. Vi har utallige gange været igennem  systemovervejelser, hvor netop fordele og ulemper med diskret processorsystem er blevet sammenlignet med processorsystemer indlejret i FPGA. Vi har ofte været stillet opgaven med at evaluere de forskellige løsninger mht. omkostninger, ydelse og fleksibilitet. (mere…)

Hvad har 7.000 ben, er hullet som en si og er lidt “hot”?

tirs aug 19, 2014

…. Den er nem… Zynq SoC og DSPereDet er et printkort med vilde 16 DSP kerner og 2 ARM CPU kerner. Traditionen tro skal vi være hemmelighedsfulde mht. formålet med dyret, men vi kan da sige så meget, at det handler om kommunikation. Når man lægger 2 af de vildeste Texas Instruments digitale signal processorer (DSP) med hver 8 kerner på samme print som en Xilinx Zynq, som har indbygget to ARM kerner, så ved man, at der er lagt op til ganske kompetent hardware. Alle kerner kan køre 1GHz+ og der hører 1Gbyte DDR3 til Zynq FPGAen og til hver DSP, så størrelsen taget i betragtning er det lidt af et monster. Hvad er så det ekstraordinære!?

(mere…)

Axcon leverer kommunikationsudstyr til det europæiske rumfarts agentur (ESA)

fre jan 10, 2014

Et dedikeret team hos Axcon har designet og integreret et FPGA baseret kommunikationssystem. Efter succesfuld test står systemet nu klar på ESAs jordstation på Tenerife. Systemet danner rygrad i et teknologiprojekt som skal afprøve optisk to-vejs højhastighedskommunikation fra jorden til en satellit, i kredsløb om månen.
ESA observatory Tenerife
“Det nye her er ikke at kunne kommunikere med en satellit i kredsløb. Derimod er det første gang ESA bygger et tovejs kommunikationssytem baseret på laser – fra jorden til en satellit der er 400.000 km væk med båndbredder på op til 622 Mb/s.” udtaler Anders Enggaard fra Axcon.

(mere…)

Ulven kommer eller er det kejserens nye klæder – Achronix

fre mar 15, 2013

Har du fået fingrene i et Achronix Speedster 22i FPGA monster (Intel inside)? Mit gæt er, at der nok ikke er mange af vores læsere, som har dette nye banebrydende device i hænderne eller set samples for den sags skyld. Her i Danmark er der en håndfuld virksomheder, som vil kunne have glæde af monsteret. Vi har i årevis hørt, hvorledes Achronix har modtaget massiv finansiering i “milliard klassen”. Ægteskabet med Intel har givet historien lidt mere seriøsitet. Ambitionerne har været skyhøje – á la verdensherredømme og nærmest ubegrænset forbedring i forhold til andre etablerede FPGA producenter i markedet. OG NU – er det ganske vist. Shipment af den første 22nm FPGA er i gang og det første device har ganske heftige data:

  • > 6 mia transistorer
  • ~ 1 mill LUTs
  • ~ 2.600 balls
  • 65 stk. 12,75G transceivere

Kan man overhovedet få den nu?
(mere…)

Vil du se min gravitationsbølge-detektor?

man dec 17, 2012

Det lyder som en malplaceret og nørdet bemærkning, som kunne falde til et træf blandt ingeniører og forskere i Einsteins teorier…. og det er det egentlig også, så her er et billede af en del af rumskydelæren, som vi har skabt til anvendelse i forskningen.

Specifikationerne er:

  • Performance krav: 1pm/sqrt(Hz) indenfor 0,1mHz-1Hz
  • Intern kommunikation : To gode håndfulde links af op til 3.2Gbps
  • Input/out : Mange kanaler 80MSPS (platform understøtter 125MSPS)
  • FPGA: 8 stk, ca. 700K logic cells
  • … plus lidt ARM, DDRx, flash, Ethernet, USB til det løse
  • Beregningskompleksitet: Ja – lidt hemmelig indtil det kommer ud i papers
  • Flippet clock/frekvensdistribution: I særdeleshed
  • Fasestabilitet: God til absurd, afhænger af brugeren

(mere…)

Brainer: Xilinx FPGA Timing Puzzle

ons sep 07, 2011

Denne gang er det en opgave som er nem at beskrive. Som med mange af vores brainere er det også en type løsning som er oplagt og nem når man kender svaret.

(mere…)

Quick FPGA Timing Analysis Check – now for Xilinx

tors jul 14, 2011

We did a quick video introduction on how to check your timing constraints in Altera.

(mere…)

Xilinx 7 Series – hvad har de røget?

tors sep 09, 2010

Jeg var til FPGA World i Stockholm i går. Det er et godt arrangement og en god stemning – der i Stockholm, hvor FPGA World startede… Det kører også i København og Munchen nu, men Stockholm var udgangspunktet.

Og en “fast” tradition for mig er, at høre på Mike Dini fra Dini Group (som laver de største FPGA boards til ASIC prototyping – punktum). Han er en “character” i ordets positive betydning. Altid god for en teknisk diskussion på højt plan – og altid god for noget branchesladder. (mere…)

Xilinx nu 3 FPGA serier: Virtex, Kintex og Artix

ons jun 23, 2010

De to FPGA kæmper, Xilinx og Altera har vænnet os til at tænke FPGA’er opdelt i to famillier. Det er måske ved at være slut.

(mere…)

Kostreduktion med Spartan-6

man jan 18, 2010

Rigtig mange Xilinx kunder har fået øjnene op for at Spartan-6 kan bruges til kost-reduktion. Det er super fint – men der er et stykke arbejde at gøre hver gang et VHDL design skal “retargettes”…

(mere…)