Kategori: ‘Case’

Prototypemontage i særklasse: Årets vinder af “Den Gyldne Loddekolbe” fundet.

ons okt 28, 2015

Poul Bøtker, CEO, BHE A/S modtager DGL2015 af Anders Enggaard, CEO, Axcon

Den danske produktionsvirksomhed BHE A/S løb med “Den Gyldne Loddekolbe” for 2015.

Den årlige pris blev uddelt på konferencen “Embedded Everywhere”, der løb af stablen i d. 26. oktober. Vi ønsker BHE A/S stort tillykke med prisen, og sender hermed en tak til alle, der var med til at afgive deres bud på nomineringer hhv. og deres individuelle vurdering af de nominerede.

Vores læsere havde i år nomineret 4 virksomheder: BHE, ETK EMS, J-EMS, Dansk Total Elektronik.

Vi glæder os over opbakningen til EMS’erne og ser frem til endnu et år med et godt samarbejde mellem os, der udfører udvikling af embeddede systemer og de dygtige prototypeproducenter.

Godt gået BHE!

(mere…)

Når ingeniørarbejde blandes med arkæologi

tors jun 25, 2015

Normal laver vi elektronik baseret på en kravspecifikation.  Men hvad hvis kravene kun findes i form af et gammelt eksisterende system?  Så må man karakterisere systemet, gennemgå dokumentation og sammenligne med virkeligheden.  Og når man så mener at have forstået opgaven må man overveje hver enkelt del:  Skal det grundlæggende design beholdes eller er det nemmere at designe det forfra?

If it works – don’t fix it… Not. Det gælder ikke ingeniører. Ingeniører, jeg kender, ynder at splitte ting ad der virker, blot for at konstatere hvordan teknologien er samlet til et fungerende hele. (mere…)

SoC’er eller ej

tors jun 25, 2015

Processorer sidder i snart sagt alt.  Men hvordan skal kagen skæres?  Skal CPU’en ind i en FPGA, skal der være en DSP, alt på en chip eller uafhængige systemer.  Den seneste udvikling for SoC FPGA’er prøver at skubbe til balancen.

I sin grundsubstans er der ikke så meget nyt indenfor SoC devices fra FPGA leverandørerne. I årevis er der bygget systemer med CPU funktionalitet trukket ind i FPGAerne, og teknologien har været moden længe. Vi har utallige gange været igennem  systemovervejelser, hvor netop fordele og ulemper med diskret processorsystem er blevet sammenlignet med processorsystemer indlejret i FPGA. Vi har ofte været stillet opgaven med at evaluere de forskellige løsninger mht. omkostninger, ydelse og fleksibilitet. (mere…)

Hvad har 7.000 ben, er hullet som en si og er lidt “hot”?

tirs aug 19, 2014

…. Den er nem… Zynq SoC og DSPereDet er et printkort med vilde 16 DSP kerner og 2 ARM CPU kerner. Traditionen tro skal vi være hemmelighedsfulde mht. formålet med dyret, men vi kan da sige så meget, at det handler om kommunikation. Når man lægger 2 af de vildeste Texas Instruments digitale signal processorer (DSP) med hver 8 kerner på samme print som en Xilinx Zynq, som har indbygget to ARM kerner, så ved man, at der er lagt op til ganske kompetent hardware. Alle kerner kan køre 1GHz+ og der hører 1Gbyte DDR3 til Zynq FPGAen og til hver DSP, så størrelsen taget i betragtning er det lidt af et monster. Hvad er så det ekstraordinære!?

(mere…)

Gør-det-selv – Laserkommunikation

tirs apr 01, 2014

I forlængelse af vores deltagelse i LOCL projektet (Lunar Optical Communication Link) kastede vi os over en gør-det-selv løsning til en up-link transmitter til LADEE satellitten, som kredser om månen. Det har vist sig, at den enorme følsomhed i detektorerne der anvendes i satellitterne – herunder også LADEE – ikke kræver laserenerginiveauer, som man ellers forestiller sig. Faktisk er kravet til sendeeffekt fra jordstationerne forholdsvis begrænset. Det ansporede os til at konstruere en simpel opstilling baseret på et amatørteleskop og laserteknologi fra de bredt tilgængelige laserpointere. (mere…)

Appropos udfordring: 2,5GSPS med realtime databehandling

fre mar 15, 2013

Start “i går” – test om tre måneder og release om fem måneder.

Udfordringen, som blev givet til os for nyligt, ligger ikke i hardwaren. Det er mere eller mindre standard moduler. Volumen for produktet er kun én enhed, da produktet skal fungere som teknologi demonstration. Ergo – hardware skal bygges med COTS moduler. Moduler er der oceaner af, så det er bare at vælge (lige med undtagelse af at sampling speed begrænser udvalget, FPGAen skal være en STOR Xilinx Virtex7 eller Altera StratixV og leveringstiderne stadigvæk kan være en pine). (mere…)

Vil du se min gravitationsbølge-detektor?

man dec 17, 2012

Det lyder som en malplaceret og nørdet bemærkning, som kunne falde til et træf blandt ingeniører og forskere i Einsteins teorier…. og det er det egentlig også, så her er et billede af en del af rumskydelæren, som vi har skabt til anvendelse i forskningen.

Specifikationerne er:

  • Performance krav: 1pm/sqrt(Hz) indenfor 0,1mHz-1Hz
  • Intern kommunikation : To gode håndfulde links af op til 3.2Gbps
  • Input/out : Mange kanaler 80MSPS (platform understøtter 125MSPS)
  • FPGA: 8 stk, ca. 700K logic cells
  • … plus lidt ARM, DDRx, flash, Ethernet, USB til det løse
  • Beregningskompleksitet: Ja – lidt hemmelig indtil det kommer ud i papers
  • Flippet clock/frekvensdistribution: I særdeleshed
  • Fasestabilitet: God til absurd, afhænger af brugeren

(mere…)

Når watchdog filosofien ikke er klar

fre mar 04, 2011

DogVores telefonsystem har gjort knuder i det sidste halve år eller mere. Ikke sådan rigtig meget, men den lille box skulle alligevel have en restart en til to gange hver måned. Det var altid noget med at vi lidt op af formiddagen opdagede at telefonerne var døde.

Løsningen var simpel: stik-ud og stik-ind og så kørte det to minutter senere. Der var også den langsomme metode: ringe til IP telefoni udbyderen og få fat på deres support. De ville så gøre forskellige ting, som ikke så ud til at hjælpe før man hev stikket på boksen. Det kunne nemt tage et lille kvarter. (mere…)

Søndagsavisen vælger Bluetooth mens vi venter på NFC

tirs jan 04, 2011

NFC er stadig et stykke fra at være standard på mobilen – men Søndagsavisen venter ikke. Avisen skal ud og opgangsdøren skal låse sig op når budet nærmer sig. Det foregår med Bluetooth fra Søren avisdrengs mobiltelefon i lommen. (mere…)

Kan jeres arkiverede FPGA projekter pakkes ud igen?

man okt 26, 2009

Kundecase 1: Projektet nærmer sig afslutningen. Der er noget overskridelse på tiden. Man har haft noget billig russisk outsourcing ind over. Man har haft problemer med at softwaren ikke kunne køre helt stabilt i 5-6 måneder. Software har hjulpet den eneste FPGA udvikler med at finde fejl i VHDL koden gennem lang tid. Men det vil bare ikke lykkes – og den hårde deadline nærmer sig.

(mere…)